Компания Andes Technology анонсировала 64-битные вычислительные ядра семейства AndesCore AX60. Эти изделия с архитектурой RISC-V предназначены для поддержания работы ресурсоёмких приложений, таких как системы оказания помощи водителю при движении (ADAS), ИИ-комплексы, платформы связи 5G и системы AR/VR. Кроме того, решения подходят для ускорителей, сетевого оборудования и СХД корпоративного класса.
Первым представителем серии AndesCore AX60 стало ядро AX65, производительность которого приблизительно в два раза превосходит AndesCore AX45. Для AX65 заявлена поддержка новейших расширений архитектуры RISC-V. Суперскалярное ядро AX65 с внеочередным исполнением инструкций использует 13-стадийный конвейер. За цикл забирается от 4 до 8 инструкций, а эффективный предсказатель ветвлений TAGE детектирует наличие циклов. Декодер отправляет до 4 инструкций в исполнительные блоки. Всего есть 4 целочисленных блока и 2 блока FP-вычислений, а также два блока 2 load/store.
В единый кластер могут быть объединены до восьми ядер AndesCore AX65 с кеш-когерентным интерконнектом и с общим доступом к 8 Мбайт кеш-памяти. Кроме того, каждое ядро оперирует 64 Кбайт кеша данных и инструкций. Тактовая частота может достигать 2,5 ГГц при использовании 7-нм техпроцесса. Отдельным заказчикам ядра AndesCore AX65 станут доступны в середине следующего года, тогда как обычные клиенты смогут получить их только к концу 2023-го. Таким образом, ожидать появления коммерческих продуктов на базе AndesCore AX65 можно не ранее 2024–2025 гг.
Источник servernews